设为首页收藏本站自媒体平台

研发设计门户网

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 69|回复: 0

高速电路设计基本概念之——period jitter,cycle-cycle jitter,N-cycle jitter,...

[复制链接]

11

主题

12

帖子

65

积分

特邀技术专家

Rank: 9Rank: 9Rank: 9

积分
65
发表于 2020-9-25 14:33:33 | 显示全部楼层 |阅读模式

高速电路PCB网,专注于嵌入式方案,信号完整性和电源完整性仿真分析,高速电路PCB设计,各种EDA工具(Cadence\Mentor\\AD\\CAM\ANSYS HFSS)交流学习。

您需要 登录 才可以下载或查看,没有帐号?立即注册

x

高速电路设计基本概念之——period jitter,cycle-cycle jitter,N-cycle jitter,long-term jitter, TIE等  (转载)

原文链接:https://blog.csdn.net/yinuoheqian123/article/details/103968078

可以从两个角度考虑抖动,第一是瞬时角度,即这个边沿和期望的有差距,第二是累积角度,每个边沿都偏移了一个数值,在最后一个边沿会看到总体的偏移量。

      

高速串行数据抖动TIE(time interval error)

Long-Term jitter 测量由参考点滞后相当数量的Cycle(500-1000)后时钟沿的抖动值。该抖动参数也是时钟稳定性的一个非常重要的指标。

未完待续……


您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关闭

站长推荐上一条 /4 下一条

内容正在加载中,请稍候……

QQ|我的微博|小黑屋|手机版|Archiver|YanFa.Tech(gaosupcb Inc.)    

GMT+8, 2020-10-29 06:40 PM , Processed in 0.055005 second(s), 28 queries .

Powered by Discuz! X3.4

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表