|
高速电路PCB网,专注于嵌入式方案,信号完整性和电源完整性仿真分析,高速电路PCB设计,各种EDA工具(Cadence\Mentor\\AD\\CAM\ANSYS HFSS)交流学习。
您需要 登录 才可以下载或查看,没有帐号?立即注册
x
以太网详解(四)-网口硬件测试指南(转载)
原文链接:https://blog.csdn.net/sternlycore/article/details/89377674
测试离不开工具的使用,如下:
Tektronix DSA71254B 示波器
Tektronix 3.5GHz 差分探头(型号P7330)
示波器自带夹具(TC6)
测试夹具连接示意如下:
测试项目:
模板(template):要求Active Output Interface (AOI) transmitting scrambled Halt
Line State 必须在模板内
差模输出电压(differential output voltage):沿漂移应在950mv~1050mv 内
振幅对称度(Signal Amplitude Symmetry):0.98~1.02
升降时间(rise and fall time):AOI 的升降时间应在3.0ns~5.0ns 范围(以电压的
10%~90%区间定义)。所有测量值的差异应不小于0.5ns
波形的过冲(waveform overshoot)::过冲是相对于Vout 的百分漂移,不能超过
5%
抖动(jitter):the peak-to-peak jitter should not exceed 1.4 ns
占空比失真(duty cycle distortion):在输出波形沿跳变的50%电压点测量
回波损耗(return loss)
这些测试一般都是特定的case,仪表都可以自动化完成测试。还需要测试:
时钟频率波形
电源供电波形
功能测试:
Ping测试
与PC连接,配置好网段IP,进行Ping测试,如下示意:
吞吐量测试
吞吐量测试一般都是跑iperf测试,windows电脑端可以下载JPerf软件。一端当client,另一端当server,进行吞吐量测试,如下示意:
client:
server:
抓包工具
网口进行数据分析时,需要使用抓包工具,一般使用Wireshark软件,如下示意:
EMI测试
MII信号对于通过RE测试至关重要,速率越高对应的辐射也就越高。测试表格如下示意:
ESD测试
测试标准:IEC61000-4-2 Level 4, Criterion B
参考
海思芯片测试报告
Compliant, Industrial Temperature 10/100-Mbps Ethernet PHY Brick
————————————————
版权声明:本文为CSDN博主「sternlycore」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/sternlycore/article/details/89377674
该帖已经同步到研发自媒体平台 水手的微博 |
|